Anbieter zum Thema
Praxisbeispiel zur Analyse eines PCIe Jitter Compliance "FAIL"
Um die Funktionalität von seriellen Schnittstellen sicherzustellen, ist es notwendig, die Signalqualität mittels „Compliance Tests“ zu bewerten. Diese Tests bewerten, ob Transmitter und Receiver eines Systems auch die Vorgaben der Spezifikation erfüllen. Nur wenn dies für alle Komponenten eines Systems sichergestellt ist, wird dieses in der Praxis auch zuverlässig und mit allen Gegenstellen funktionieren.
Die Compliance Tests zeigen, ob die Kombination aus den verwendeten Bausteinen und dem PCB Design/Layout ein funktionsfähiges System ergeben. Im vorliegenden Beispiel war der Jitter Compliance Test „Fail“ und die Ursache dafür musste gefunden werden. Über Analysemechanismen wie Datenaugen und Time Intervall Error (TIE) Messungen wurde die Ursache des Fehlers, der am Ende des Links gemessen wurde, ganz am Anfang der Signalerzeugung gefunden.
Dipl. Ing. (FH) Hermann Ruckerbauer ist Gründer von “EKH – EyeKnowHow” und besitzt über zwanzig Jahre Erfahrung in Entwicklung, Messung und Simulation von „High Speed Digital Interfaces“, wie z. B. PCIe, SATA, USB und DDR Speicher-Schnittstellen. Aufgrund seiner Arbeit in der Entwicklung und Standardisierung der DDR1- bis DDR4-Speicherschnittstellen für Siemens, Infineon und Qimonda liegt hier einer der Hauptschwerpunkte der Dienstleistungen von EyeKnowHow.
Second Source bei Leiterplatten für komplexe High-Power-Baugruppen
Komplexe Baugruppen im Bereich High-Power (Ströme bis 50 A, Spannungen bis 750 V) können durch verschiedene Aufbau- und Verbindungs-Technologien (AVT) realisiert werden. Die am Markt agierenden LP-Hersteller bieten hierzu sehr unterschiedliche und individuelle Lösungen an, die sich nur schwer miteinander vergleichen lassen.
Ein Spannungsbogen entsteht, wenn für eine vorhandene, qualifizierte Leiterplatte, eine 2nd, 3rd Source gesucht wird. Im Rahmen der Präsentation wird gezeigt, wie ein verifiziertes High-Power-System schließlich mit sehr unterschiedlichen Leiterplatten-AVT realisiert werden konnte. Ausgang war die durch Messungen beschriebene AVT des Ursprungsboards.
Es galt zu ermitteln: Weichen die Eigenschaften der Boards voneinander ab? Sind die Abweichungen mess- und vergleichbar? Ist es überhaupt möglich, die teilweise sehr unterschiedlichen AVTs, als 2nd, 3rd Source zu verwenden? Und schließlich galt es noch eine Balance zwischen Performance und Preis, in Abhängigkeit der Anwendung herzustellen.
Michael Schleicher, SEMIKRON Elektronik GmbH & Co.KG, ist Absolvent der Fachschule für Leiterplattentechnik, Schwäbisch Gmünd und arbeitet seit 1991 im Bereich Leiterplattenlayout in verschiedenen Unternehmen. Eine seiner Designlösungen gewann auf der DATE 2002 in der Kategorie „Most Challenging High Speed Design“.
2012 wurde seine Designlösung für einen Mehrfach-Wechselrichter mit dem „FED PCB-Design-Award“ in der Kategorie „High-Power“ ausgezeichnet. 2015 wurde er in die Normungskommission 682 des DKE (Montageverfahren für elektronische Baugruppen) berufen.
Alle Infos zu Programm, Preisen, Location und Anmeldung zum 7. PCB-Designer-Tag am 10. Mai in Würzburg finden Sie unter www.pcbdesigner-tag.de. Und zum PCB-Design-Award geht es hier. Fragen aller Art beantwortet Ihnen gerne Organisations- und Programmchef Dietmar Baar vom FED e.V. unter Tel. +49-30 79749343 und via E-Mail d.baar@fed.de.
6. PCB-Designer-Tag
Frühzeitige Kommunikation ist der Schlüssel zur Fehlerminimierung
(ID:43932748)