Anbieter zum Thema
Technologien für Display-Interfaces

In Bild 3 ist das MPL-2-Konzept (Mobile Pixel Link-2) als Beispiel für eine Strom sparende Display-Interfacetechnologie dargestellt. MPL-2 ist ein differenzielles, strombegrenztes Voltage-Mode-Datenübertragungskonzept. Der Empfänger sorgt hier für den Leitungsabschluss, um eine optimale Signalintegrität mit einem kleinen Footprint zu verbinden. Der Spannungshub des Signals ist klein (im Bereich von ±200 mV), und der Treiberstrom beträgt lediglich 2 mA.
Die betragsgleichen, gegenläufigen Ströme in den beiden Leitungen des Adernpaars tragen zur Senkung der elektromagnetischen Störaussendungen bei. Aktuelle MPL-2-Lösungen unterstützen LTPS- (Low-Temperature Poly-Silicon) Gläser mit 24 Bit Farbtiefe und bis zu 570 × 320 Pixeln. Die LTPS-Technik ist bei kleinen Displays sehr gebräuchlich, denn mit ihr ist die Integration eines Teils der Displaytreiber-Elektronik direkt in das Glas möglich, was die Zahl der aktiven Bauelemente ebenso reduziert wie die Stromaufnahme und die Modulgröße.
Die MPL-2-Technologie hat Ähnlichkeit mit der DSI-Spezifikation auf der physischen Signalisierungs-Ebene. Sie führt dem Display große Datenmengen zu, wobei die Leistungsaufnahme der MPL-Technologie nur ungefähr halb so hoch ist wie bei konkurrierenden Technologien.
Partial-Display-Modus
Häufig ist der Bildinhalt völlig statisch oder es gibt nur geringfügige Änderungen von einem Frame zum nächsten. Anstatt in diesem Fall immer den gesamten Panel-Inhalt aufzufrischen, bietet ein in den Displaytreiber integriertes Partial-Display-Memory die Möglichkeit, einen Teilbereich des LCD eigenständig in einer Betriebsart mit reduzierter Leistungsaufnahme aufzufrischen, bzw. als Overlay für OSD-Funktionen (On-Screen Display).
Bei begrenzter Speicherkapazität muss jedoch stets eine Abwägung zwischen Farbtiefe und Bildgröße getroffen werden. Bei 18 Bit Farbtiefe kann die auffrischbare Bildgröße beispielsweise nur 128 × 100 (12.800 Pixel) betragen. Während der Frame-Buffer-Speicher selektiv aktualisiert werden kann, lässt sich die Taktfrequenz des Prozessors wegen der reduzierten Schnittstellen-Aktivität deutlich absenken.
(ID:295663)